nouvelles

Intel Arrow Lake-S possède deux puces : 8P 16E et 6P 8E, avec jusqu'à 4 cœurs Xe

2024-07-16

한어Русский языкEnglishFrançaisIndonesianSanskrit日本語DeutschPortuguêsΕλληνικάespañolItalianoSuomalainenLatina

Intel prévoit de lancer la prochaine génération de processeurs Arrow Lake en 2024. P-Core et E-Core seront respectivement mis à niveau vers les nouvelles architectures Lion Cove et Skymont. Arrow Lake s'étendra également à plusieurs plates-formes segmentées, le « S » étant utilisé pour les ordinateurs de bureau, appartenant à la série Core Ultra 200, permettant au nouveau socket LGA 1851 de remplacer le socket LGA 1700 existant.


Sur la photo : Pat Gelsinger, PDG d'Intel, présente les plaquettes Arrow Lake

Récemment, certains internautes ont révélé qu'Arrow Lake-S aura deux puces, à savoir le « B0 » de 8P+16E et le « C0 » de 6P+8E. L'écran principal sera équipé de jusqu'à 4 cœurs Xe.

Les puces B0 sont principalement utilisées dans Core Ultra 9 et Core Ultra 7. La première a une configuration maximale de 8P+16E, tandis que la seconde a une configuration maximale de 8P+12E. Les deux fournissent 125 W « K », 65 W « non-K ». et versions "T" 35 W. L'écran principal est équipé de 4 cœurs Xe, et il devrait y avoir un modèle "F" sans écran principal. La plupart des Core Ultra 5 font coexister des puces B0 et C0, avec une configuration maximale de 6P+8E (4Xe). Il y aura également des combinaisons de 6P+8E (3Xe), 6P+8E (0Xe) et 6P+4E (2Xe). ). Cependant, la version « T » 35 W n'a pas de configuration 6P+8E (0Xe) et les produits basse consommation n'utilisent que des puces C0.

De plus, en plus de l'Ultra 9 285K (8P+16E, 125W), de l'Ultra 9 275 (8P+16E, 65W), de l'Ultra 7 265K (8P+12E, 125W), de l'Ultra 7 255 (8P+12E, 65W), Ultra 5 245K Hormis (6P+8E, 125W) et Ultra 5 240, les noms précis des autres modèles n'ont pas encore été déterminés.

La rumeur dit que dans Arrow Lake-S, chaque cluster E-Core d'architecture Skymont (4 cœurs) est équipé de 4 Mo de cache L2 (16 voies) et de 3 Mo de cache L3, tandis que chaque P-Core d'architecture Lion Cove est équipé de 3 Mo ( 12 voies) cache L2 et 3 Mo de cache L3. C’est-à-dire que la configuration 8P+16E la plus élevée sera équipée de 40 Mo de cache L2 et de 36 Mo de cache L3, pour un total de 76 Mo, soit environ 12 % de cache de plus que les 68 Mo du Raptor Lake-S.