nuntium

Sagitta Intel Lacu-S duo astulas habet: 8P 16E et 6P 8E, usque ad 4 nucleos Xe

2024-07-16

한어Русский языкEnglishFrançaisIndonesianSanskrit日本語DeutschPortuguêsΕλληνικάespañolItalianoSuomalainenLatina

Intel consilia posteros Sagittae laci processores in annum 2024. P-Core et E-Core dimittendi novas architecturas Leo Cove et Skymont respective erunt. Sagitta Lake etiam multiplicabit suggesta divisa ad multa, cum "S" pro desktops ad Core Ultra 200 series pertinentes, ut novum LGA 1851 nervum reponat exsistenti LGA 1700 nervum.


Picta: Intel CEO Pat Gelsinger ostendit Sagitta lacum uncta

Nuper quidam retiarii declaraverunt sagittam Lake-S duos astulas habere, scilicet "B0" 8P+16E et "C0" 6P+8E.

B0 astulae principaliter adhibentur in Core Ultra 9 et in Core Ultra 7. Ille habet maximam figuram 8P+16E, haec vero maximam figuram 8P+12E habet. et 35W "T" versiones. Core ostentatio cum 4 xe nucleis instructa est, et exemplar "F" sine nucleo esse debet. Plerique Core Ultra 5 habent astulas B0 et C0 coexistentes, cum maxima figura 6P+8E (4Xe). ).

Praeterea, praeter Ultra 9 285K (8P + 16E, 125W), Ultra 9 275 (8P + 16E, 65W), Ultra 7 265K (8P+12E, 125W), Ultra 7 255 (8P+12E, 65W); Ultra 5 245K Praeter (6P+8E, 125W) et Ultra 5 240, nomina propria exemplarium aliorum nondum determinata sunt.

Divulgatur in Sagitta Lake-S singulas architecturae Skymont E-Core botrum (4 coros) instructum esse 4MB (16-way) L2 cella et 3MB L3 cella, dum singulae architecturae Leonis Cove P-Core 3MB instructa sunt ( 12-way) L2 cache and 3MB of L3 cache. Hoc est, summa 8P+16E conformatio instruetur 40MB de L2 cella et 36MB de L3 cache, pro summa 76MB, quod est circiter 12% latibulum quam Raptor Lake-S 68MB.