2024-09-29
한어Русский языкEnglishFrançaisIndonesianSanskrit日本語DeutschPortuguêsΕλληνικάespañolItalianoSuomalainenLatina
最近、google deepmind は、最新のチップ設計アルゴリズム alphachip を nature で正式に発表しました。この手法は、コンピューター チップの開発の加速と最適化に特化しており、人間の専門家が必要とするタスクをわずか数回で完了できます。チップのレイアウト設計には数週間、場合によっては数か月もかかります。
2020年、googleは画期的なプレプリント論文「深層強化学習によるチップ配置」を発表し、新しい強化学習手法を使用して設計されたチップレイアウトを世界で初めて披露した。このイノベーションにより、google は tpu チップ設計に ai を導入し、人間の設計者を超えるチップ レイアウトを実現することができました。
2022 年までに、google は論文に記載されているアルゴリズム コードをさらにオープンソース化し、世界中の研究者がこのリソースを使用してチップ ブロックを事前トレーニングできるようにします。
現在、この ai 主導の学習方法は、tpu v5e、tpu v5p、trillium などの複数世代の製品のテストを経て、google 内で目覚ましい成果を上げています。さらに注目すべきことは、google deepmind チームが最近、この手法の付録を nature 誌に発表し、チップ設計の分野に対するこの手法の広範囲にわたる影響について詳しく説明したことです。同時に、google はまた、20 個の tpu モジュールの事前トレーニングに基づくチェックポイントを開き、モデルの重みを共有し、それを alphachip と名付けました。
alphachip の出現は、ai がチップ設計の分野でより広く使用されるようになるということを予告するだけでなく、「チップベースの設計」という新しい時代に突入していることを示しています。
alphachip: google deepmind が ai を使用してチップ設計に革命を起こす方法
google の deepmind の頂点である alphachip は、チップ設計における革新的な進歩により、世界のテクノロジー コミュニティの注目を集めています。
チップ設計は、現代テクノロジーの頂点にある分野であり、その複雑さは、非常に細いワイヤーを介した無数の精密コンポーネントの巧妙な接続にあります。現実世界のエンジニアリング問題を解決するために適用された最初の強化学習技術の 1 つである alphachip は、人間と同等かそれ以上のチップ レイアウト設計を、数週間から数か月かかる手作業ではなく、わずか数時間で完了することができます。この画期的な開発は、従来の限界を超えて私たちの想像力への扉を開きました。
では、alphachip はどのようにしてこの偉業を達成したのでしょうか?
alphachip の秘密は、チップ レイアウト設計をゲームとして扱う強化学習へのアプローチにあります。 alphachip は、空のグリッドから始めて、すべてが所定の位置に配置されるまで、各回路コンポーネントを徐々に配置します。その後、レイアウトの品質に基づいて、システムは対応する報酬を与えます。
さらに重要なことは、google が「エッジベース」のグラフ ニューラル ネットワークを革新的に提案したことです。これにより、alphachip はチップコンポーネント間の相互関係を学習し、それをチップ全体の設計に適用することで、あらゆる設計で自己超越性を実現します。 alphago と同様に、alphachip は「ゲーム」を通じて学習し、優れたチップ レイアウトを設計する技術を習得できます。
tpu レイアウトを設計する具体的なプロセスでは、alphachip はまず、オンチップおよびチップ間ネットワーク モジュール、メモリ コントローラー、データ送信バッファーなど、前世代のチップのさまざまなモジュールに対して事前トレーニングを実施します。この事前トレーニング段階では、alphachip に豊富な経験を提供します。その後、google は alphachip を使用して、現在の tpu モジュール用の高品質のレイアウトを生成しました。
従来の方法とは異なり、alphachip は、人間の専門家が練習を通じてスキルを向上させ続けるのと同じように、より多くのチップ レイアウト タスクを解決することで継続的に最適化します。 deepmind の共同創設者兼 ceo の demis hassabis 氏は次のように述べています。google は、alphachip を中心とした強力なフィードバック ループを構築しました。
* まず、高度なチップ設計モデル (alphachip) をトレーニングします
* 2 番目に、alphachip を使用してより優れた ai チップを設計する
* 次に、これらの ai チップを使用して、より良いモデルをトレーニングします
* 最後に、これらのモデルを使用してより良いチップを設計します
モデルと ai チップは繰り返しアップグレードされており、「これが google tpu スタックのパフォーマンスが非常に優れている理由の 1 つです」と demis hassabis 氏は述べています。
alphachip は人間の専門家よりも多くのモジュールを配置するだけでなく、配線の長さも大幅に短くなります。新世代の tpu が導入されるたびに、alphachip はより優れたチップ レイアウトを設計し、より完全な全体的なフロア プランを提供することで、設計サイクルを短縮し、チップのパフォーマンスを向上させます。
alphachip 設計チップ ブロックの数と、google の 3 世代の tpu (v5e、tpu v5p) の平均ライン長の短縮
google tpu の 10 年間の旅: asic の固執から ai 設計の革新まで
tpu 分野の探検家および先駆者として、このテクノロジー分野における google の開発の歴史を見ると、google はその鋭い洞察力に頼っているだけでなく、並外れた勇気を示しています。
誰もが知っているように、1980年代には、asic (application specific integrated circuit) は、高い費用対効果、強力な処理能力、高速性を特徴としています。市場から幅広い支持を得ています。ただし、asic の機能はカスタム マスク ツールによって決定されるため、顧客は高額な非経常エンジニアリング (nre) コストを前払いする必要があります。
現時点では、fpga (フィールド プログラマブル ゲート アレイ) には、初期費用を削減し、デジタル ロジックをカスタマイズするリスクを軽減できるという利点があります。世間の注目を集めるようになり、性能が完全に優れているわけではありませんが、市場ではユニークです。
当時、業界では一般に、ムーアの法則によって fpga のパフォーマンスが asic のニーズを超えて向上するだろうと予測していました。しかし、fpga はプログラマブルな「汎用チップ」として、未開発の少量生産製品で優れたパフォーマンスを発揮し、gpu よりも優れた速度、消費電力、またはコスト指標を達成できることがわかっていますが、依然として「汎用性」を取り除くことはできません。最適性を同時に達成することはできません。」 fpga が特殊なアーキテクチャへの道を開くと、より特殊な asic に道を譲りました。
21 世紀に入ってから、機械学習およびディープラーニング アルゴリズムに対する熱意はますます高まっており、高性能、低消費電力の専用 ai コンピューティング チップに対する需要が高まっています。 . 多くの複雑なタスクではますます無力になっています。こうした状況を背景に、google は 2013 年に大胆な決断を下しました。tpu インフラストラクチャを構築し、tensorflow と jax を中心に開発するには、asic を選択してください。
asic の独立した研究開発は、長いサイクル、多額の投資、高い敷居と大きなリスクを伴うプロセスであることは注目に値します。ひとたび間違った方向を選択すると、多大な経済的損失を招く可能性があります。しかし、より費用対効果が高く、エネルギーを節約できる機械学習ソリューションを模索するために、google は 2012 年にディープラーニングによる画像認識で画期的な進歩を遂げた後、2013 年にすぐに tpuv1 の開発を開始し、2015 年に第 1 世代を発表しました。チップ (tpu v1) は内部でオンラインになっており、世界初のai専用アクセラレーターの誕生です。
幸いなことに、tpu はすぐに注目を集めるデモンストレーションの機会をもたらしました。2016 年 3 月には、alphago lee が世界囲碁チャンピオンである lee sedol に勝利しました。alphago シリーズの第 2 世代バージョンとして、tpu は計算に 50 tpu を消費します。 。
しかし、tpu はすぐには業界で大規模な応用に成功しませんでした。tpu が真に新しい開発段階に入ったのは、alphachip チップ レイアウト手法が提案されてからでした。
google tpu開発の歴史
2020年、googleはプレプリント論文「深層強化学習によるチップ配置」でalphachipの機能を実証した。過去の経験から学習して継続的に改善することができ、さまざまなネットリストとそのレイアウトを正確に予測できる報酬ニューラル アーキテクチャを設計することで、入力ネットリストの豊富な機能埋め込みを生成できます。
alphachip は、パフォーマンス最適化の条件をゲームの勝利条件とみなし、強化学習手法を採用し、累積報酬の最大化を目標にエージェントをトレーニングすることでチップ レイアウトの能力を継続的に最適化します。彼らは 10,000 のゲームを開始し、ai が 10,000 個のチップ上でレイアウトとルーティングを練習し、データを収集しながら、継続的に学習と最適化を行えるようにしました。
最終的に、ai は人間のエンジニアと比較して、面積、消費電力、配線の長さの点で手動のレイアウトを上回ったり、同等のパフォーマンスを示し、設計基準を満たすのにかかる時間が大幅に短縮されたことがわかりました。結果は次のことを示していますalphachip は、最新のアクセラレータ ネットリストに対する手動作業に匹敵する、またはそれを超えるレイアウトを 6 時間以内に生成できます。同じ条件下では、既存の人間の専門家が同じ作業を完了するのに数週間かかる場合があります。
alphachip の助けにより、google は tpu への依存度を高めています。2023年12月google は、マルチモーダルな一般的な大規模モデルである gemini の 3 つの異なるバージョンをリリースしました。このモデルのトレーニングでは、cloud tpu v5p チップが広範囲に使用されています。2024 年 5 月google は、第 6 世代 tpu チップ trillium をリリースしました。これは、単一の高帯域幅、低レイテンシーのポッド内で最大 256 個の tpu のクラスターに拡張できます。前世代の製品と比較して、trillium はモデル トレーニングに適応する強力な機能を備えています。 。
同時に、tpu チップは徐々に google を超えて市場で広く認知されるようになりました。2024 年 7 月 30 日appleは発表した研究論文の中で、apple intelligenceエコシステムで人工知能モデルafmをトレーニングする際に、googleから2つのテンソルプロセッシングユニット(tpu)クラウドクラスタを選択したと主張した。他のデータによると、生成 ai スタートアップ企業の 60% 以上、生成 ai ユニコーン企業のほぼ 90% が google cloud の ai インフラストラクチャと cloud tpu サービスを使用しています。
googleが10年間刀を研ぎ続けた後、tpuが育成期を脱し、その優れたハードウェア性能をai時代にgoogleにフィードバックし始めたことを示すさまざまな兆候があります。alphachip に含まれる「ai 設計 ai チップ」の道も、チップ設計の分野に新たな地平を切り開きます。
ai がチップ設計に革命を起こす: google alphachip からフルプロセス自動化の探求まで
alphachip は ai 設計チップの分野ではユニークですが、それだけではありません。ai テクノロジーの範囲は、チップの検証やテストなどの多くの重要なリンクに広く拡張されています。
チップ設計の中核となるタスクは、チップの消費電力 (power)、パフォーマンス (performance)、および面積 (area) を最適化することです。この課題は、総称して ppa と呼ばれます。従来、このタスクは eda ツールによって実行されていましたが、最適なパフォーマンスを達成するために、チップ エンジニアは常に手動で調整を行った後、再度最適化するために eda ツールに引き渡すなどの作業を行う必要がありました。このプロセスは、自宅で家具を配置するのと似ており、常にスペースを最大限に活用し、動線を最適化しようとしますが、各調整は家具を移動して並べ替えることに相当し、非常に時間と労力がかかります。
この問題を解決するには、シノプシスは 2020 年に dso.ai を立ち上げました。これは、aiとedaを統合した業界初のチップ設計ソリューションです。 dso.ai は強化学習テクノロジーを使用し、ai を通じて設計空間を自動的に検索し、手動介入なしで最適なバランス ポイントを見つけます。このツールは多くのチップ大手によって使用されています。
たとえば、microsoft は dso.ai を使用した後、同じパフォーマンスを維持しながらチップ モジュールの消費電力を 10% ~ 15% 削減しました。stmicroelectronics は ppa 探索効率を 3 倍以上向上させました。メモリ チップ大手の sk hynix はチップ面積を削減しました。 5%増加します。シノプシスのデータによると、dso.ai は 300 件を超える商用テープアウトの支援に成功しており、実際のチップ設計と製造において ai が重要な役割を果たしていることがわかります。
ai支援によるチップ検証に関しては、シノプシスが発表した技術レポートでも、検証プロセスがチップ開発サイクル全体の最大70%を占めると指摘している。チップのテープアウトにかかるコストは数億ドルにもなり、最新のチップは複雑さが増し続けているため、検証が困難になっています。この目的を達成するために、シノプシスは vso.ai ツールを立ち上げ、ai を使用して検証スペースを最適化し、カバレッジの収束を加速します。
vso.ai は、さまざまなカバレッジ タイプを推測し、従来のコード カバレッジを補完し、検証経験から学習してカバレッジ目標を継続的に最適化することもできます。さらに、シノプシスは、チップ開発者がファウンドリによって製造された欠陥のあるチップを選別するのに役立つ tso.ai ツールも開始しました。
チップ設計の分野における ai の深い関与は、「ai を使用して完全なチップを設計できるか?」という大胆なアイデアを引き起こしました。実際、nvidia はすでにこの分野に挑戦しています。深層強化学習エージェントを通じて回路を設計し、nvidia の h100 のほぼ 13,000 の回路は ai によって設計されました。中国科学院計算技術研究所もaiを活用し、「qiu meng no.1」と呼ばれるrisc-vプロセッサチップを5時間以内に生成した。400 万の論理ゲートを備え、そのパフォーマンスは intel 80486 に匹敵します。
全体として、完全なチップを設計する ai の能力にはまだ限界がありますが、これは間違いなく将来のチップ開発にとって重要な機会です。テクノロジーの継続的な進歩により、チップ設計分野における ai の可能性は確実にさらに探求され、活用され、最終的にはチップ設計プロセス全体が変化するでしょう。
著者: ティエン・シャオヤオ