nouvelles

rambus lance la première ip de contrôleur hbm4 du secteur avec un taux de transfert de données maximal de 10 gbit/s

2024-09-10

한어Русский языкEnglishFrançaisIndonesianSanskrit日本語DeutschPortuguêsΕλληνικάespañolItalianoSuomalainenLatina

it house news le 10 septembre, rambus a publié un communiqué de presse aujourd'hui (10 septembre), annonçant le lancement de la première ip de contrôleur de mémoire hbm4 du secteur, qui fournit divers ensembles de fonctionnalités avancées pour la mémoire hbm4 afin d'aider les concepteurs à faire face à la prochaine génération d'accélérateur d'ia. et unité de traitement graphique (gpu).

it house a cité un communiqué de presse officiel indiquant que l'ip du contrôleur hbm4 de rambus prend non seulement en charge le taux de transfert de 6,4 gbit/s dans la spécification jedec, mais prend également en charge un taux de transfert de données allant jusqu'à 10 gbit/s, fournissant 2,56 téraoctets par seconde pour chaque périphérique de mémoire (to /s) débit de données.

l'ip du contrôleur rambus hbm4 peut être combinée avec des solutions phy tierces ou appartenant au client pour créer un sous-système de mémoire hbm4 complet.


hbm4
fiche produit
hbm3e/3
fiche produit
hbm2e/2
fiche produit
bacs de vitesse (gb/s) jusqu'à 10 jusqu'à 9,6/8,4 jusqu'à 3,6/2,0
densités de canaux (go) jusqu'à 32 jusqu'à 32 jusqu'à 24
chaînes | pseudo-chaînes 32 16 | 32 8 | 16
piles de mémoire dram jusqu'à 16 jusqu'à 16 jusqu'à 12
interface phy style dfi style dfi style dfi
mode indépendant phy oui oui oui
prise en charge de la gestion des actualisations oui oui  
traitement des commandes d'anticipation pour une latence minimale oui oui oui
fonctionnalité de réapprovisionnement intégrée oui oui noyau complémentaire
rafraîchissement automatique et mise hors tension
modes de faible consommation
oui oui oui
fonctionnalités ras oui oui oui
moniteur d'activité intégré oui oui oui
compatible dfi oui oui oui
parité des données de bout en bout oui oui oui
interface avec la logique natif ou axi natif ou axi natif ou axi

neeraj paliwal, vice-président principal et directeur général de rambus, a déclaré :

alors que la taille des paramètres des grands modèles de langage (llm) dépasse désormais le niveau du billion et continue de croître, il est essentiel de surmonter le goulot d'étranglement de la bande passante et de la capacité de la mémoire pour répondre aux exigences de performances en temps réel de l'ia de formation et d'inférence.

nous mettons sur le marché la première solution ip de contrôleur hbm4 du secteur pour aider les clients à atteindre des performances révolutionnaires dans leurs processeurs et accélérateurs les plus avancés.